Разделы сайта

Расчет задержек, создаваемых микросхемами и тока потребления

Для оценки скорости работы разработанной схемы необходимо выполнить оценку общей суммарной задержки схемы , также требуется определить достаточное ли быстродействие для данного компьютера.

На входе в первую очередь информация поступает на DD1 К555ЛП5 выполняющий первичную селекцию и преобразование адреса согласно установленным значениям переключателей задержка данной микросхемы 23нс. Далее адресные сигналы поступают на DD2 К555ЛЕ4 - 15нс. Суммарная задержка микросхем составляет 38нс. Праллельно с ними отрабатывает микросхема контроля линий обращения IOW и IOR - DD4/1 К155ЛЕ5 обеспечивает задержку в 19нс что меньше чем задержка создаваемая DD1 и DD2

Далее сигналы с DD2 и DD4 поступают на DD3 которая добавляет к суммарной задержке еще 20нс, откуда на формирователе сигнала выбора для первого ОЗУ задержка составит 58нс. Так как для селекции второго ОЗУ используется инвертор на DD3/1 то суммарная задержка составит 78нс.

Для выбора общего буфера по сигналу OE сигналы управления проходят через DD4/4 и DD2/2 при прохождении через которые суммарная задержка увеличиться на 35нс и составит соответственно: 93нс и 113нс. Сам буфер создает задержку 40нс, микросхемы ОЗУ создают задержку DD5-160 нс DD6 -120нс. Откуда суммарная задержка схемы для первой и второй микросхем составит: 293нс и 273нс.

Учитывая то что формирование данных задержек начинается на первых тактах обращения адрес выставляется в Т1 IOW,IOR в T2 поэтому к такту считывания который наступает через 0.8мкс или 800мк все процессы завершаться. Таким образом можно сказать что разработанный блок ОЗУ по временным задержкам полностью удовлетворяет требованиям процессора для работы без тактов ожидания.

Рассчитаем потребляемую мощность разрабатываемого блока как сумму потреблений всех микросхем+PDD2+PDD3+PDD4+PDD5+PDD6+PDD7=55+32+22+285+300+400+400=1494мВт или в перерасчете на ток потребления составит 0.2899А.

Интересное из раздела

Анализ и синтез линейной системы автоматического управления
Анализ системы автоматического управления Исходные данные: Рассмотрим структурную схему III изображенную в табл. П-1.1. Параметры ...

Цифровая обработка сигналов
Развитие телекоммуникационных сетей увеличивает роль и значение передачи дискретных сообщений в электросвязи. Целью дисциплины ТЦС является: · изложение п ...

Анализ и синтез САУ методом корневого годографа
- Изучение системы автоматического регулирования (САР). - Оценка качеств, характеристик САР (устойчивости, ошибки, переходного процесса) по различн ...